Sayısal Elektroniğe Giriş
Course content
- Lesson 1: Genel Açıklama
- Lesson 2: Preview Sayısal Elektroniğe Giriş
- Lesson 3: Sayı Sistemleri
- Lesson 4: Binary to Decimal Dönüşümü
- Lesson 5: Decimal to Binary Dönüşümü
- Lesson 6: Hexadecimal to Binary & Binary to Hexadecimal Dönüşümleri
- Lesson 7: Kesirli Sayı Dönüşümleri
- Lesson 8: İşaretli(Signed) Sayılar Giriş (1's ve 2's Complement)
- Lesson 9: İşaretli (Signed) Sayı Gösterimleri (1's, 2's ve Simple)
- Lesson 10: Binary Toplama ve Çıkarma (Addition and Subtraction)
- Lesson 11: BCD (Binary Coded Decimal)
- Lesson 12: 2421 BCD ve Excess-3 Code
- Lesson 13: ASCII Code
- Lesson 14: Gray Code
- Lesson 15: Binary to Gray Code Dönüşümü
- Lesson 16: Gray to Binary Code Dönüşümü
- Lesson 17: Error Code(Parity)
- Lesson 18: IEEE 754 32 Bit Format Gösterimi
- Lesson 19: Bölüm Sonu Soruları-1
- Lesson 20: Bölüm Sonu Soruları-2
- Lesson 21: Bölüm Sonu Soruları-3
- Lesson 22: Boolean Cebirine Giriş (Tarihi ve Temel Mantık Kapıları)
- Lesson 23: Boolean Cebiri Kuralları (Boolean Algebra Rules)
- Lesson 24: Boolean Cebiri Sadeleştirme Örnekler-1
- Lesson 25: Boolean Cebiri Sadeleştirme Örnekler-2
- Lesson 26: Boolean Cebiri Sadeleştirme Örnekler-3
- Lesson 27: Boolean Foksiyonlarının Gösterimi (SOP & POS & Canonical)
- Lesson 28: Minterm & Maxterm Gösterimi
- Lesson 29: Minterm Gösterimi Uygulama
- Lesson 30: SOP to SSOP ve POS to SPOS Dönüşümleri
- Lesson 31: Mantık Kapıları Giriş (Not Gate)
- Lesson 32: And ve Or Gate & Uygulamaları
- Lesson 33: Nand ve Nor Gate & Uygulamaları
- Lesson 34: Xor ve XNor Gate & Uygulamaları
- Lesson 35: Xor ve XNor Soru Çözümü
- Lesson 36: Bölüm Sonu Soruları-1
- Lesson 37: Bölüm Sonu Soruları-2
- Lesson 38: Bölüm Sonu Soruları-3
- Lesson 39: Bölüm Sonu Soruları-4
- Lesson 40: Bölüm Sonu Soruları-5
- Lesson 41: Bölüm Sonu Soruları-6
- Lesson 42: Karnaugh Map Giriş & 2 ve 3 Değişkenli Karnaugh Map
- Lesson 43: 4 ve 5 Değişkenli Karnaugh Map Hazırlama
- Lesson 44: 6 Değişkenli Karnaugh Map Hazırlama
- Lesson 45: Karnaugh Map Gruplandırma Kuralları & 2 Değişkenli Uygulama
- Lesson 46: 3 Değişkenli Sadeleştirme Örnekleri
- Lesson 47: 4 Değişkenli Sadeleştirme Örnekleri
- Lesson 48: Don't Care Koşulu &Sadeleştirme Örnekleri
- Lesson 49: 5 Değişkenli Sadeleştirme Örnekleri
- Lesson 50: 6 Değişkenli Sadeleştirme Örnekleri
- Lesson 51: Bölüm Sonu Soruları-1
- Lesson 52: Bölüm Sonu Soruları-2
- Lesson 53: Bölüm Sonu Soruları-3
- Lesson 54: Bölüm Sonu Soruları-4
- Lesson 55: Bölüm Sonu Soruları-5
- Lesson 56: FPGA Nedir? Gömülü Sistemler ile İlişkisi Nedir?
- Lesson 57: FPGA Çalışma Prensibi & Genel Bakış
- Lesson 58: Basys3 Board Tanıtımı
- Lesson 59: Verilog Diline Giriş
- Lesson 60: Vivado Kurulumu
- Lesson 61: Vivado Proje Oluşturma
- Lesson 62: Verilog Yazım Kurallarına Giriş (Verilog Syntax)
- Lesson 63: Verilog Veri Türleri (Data Types)
- Lesson 64: Verilog Port ve Module Tanımlamaları
- Lesson 65: Verilog Operatörler
- Lesson 66: Verilog Assign Keyword (Atama İşlemi)
- Lesson 67: Verilog Simulation Dosyası Oluşturma
- Lesson 68: Uygulama-1 (and, or, not Gate Simulasyonu)
- Lesson 69: Uygulama-1 (nand, nor, xor, xnor Gate Simulasyonu)
- Lesson 70: Ugulama-1 (Constraints Dosyasını Oluşturma)
- Lesson 71: Uygulama-2(Prime Number Belirteci)
- Lesson 72: Verilog Modelling Types (Behavioral & Gate & Switch)
- Lesson 73: Verilog always@(event) Bloğu Kullanımı
- Lesson 74: Uygulama-3 (Always Bloğu Örneği)
- Lesson 75: Preview Diğer Kurslarımız (İndirimli Halleri)
- Lesson 76: Sertifikamı Nasıl Alırım?
Course content
- Lesson 1: Genel Açıklama
- Lesson 2: Preview Sayısal Elektroniğe Giriş
- Lesson 3: Sayı Sistemleri
- Lesson 4: Binary to Decimal Dönüşümü
- Lesson 5: Decimal to Binary Dönüşümü
- Lesson 6: Hexadecimal to Binary & Binary to Hexadecimal Dönüşümleri
- Lesson 7: Kesirli Sayı Dönüşümleri
- Lesson 8: İşaretli(Signed) Sayılar Giriş (1's ve 2's Complement)
- Lesson 9: İşaretli (Signed) Sayı Gösterimleri (1's, 2's ve Simple)
- Lesson 10: Binary Toplama ve Çıkarma (Addition and Subtraction)
- Lesson 11: BCD (Binary Coded Decimal)
- Lesson 12: 2421 BCD ve Excess-3 Code
- Lesson 13: ASCII Code
- Lesson 14: Gray Code
- Lesson 15: Binary to Gray Code Dönüşümü
- Lesson 16: Gray to Binary Code Dönüşümü
- Lesson 17: Error Code(Parity)
- Lesson 18: IEEE 754 32 Bit Format Gösterimi
- Lesson 19: Bölüm Sonu Soruları-1
- Lesson 20: Bölüm Sonu Soruları-2
- Lesson 21: Bölüm Sonu Soruları-3
- Lesson 22: Boolean Cebirine Giriş (Tarihi ve Temel Mantık Kapıları)
- Lesson 23: Boolean Cebiri Kuralları (Boolean Algebra Rules)
- Lesson 24: Boolean Cebiri Sadeleştirme Örnekler-1
- Lesson 25: Boolean Cebiri Sadeleştirme Örnekler-2
- Lesson 26: Boolean Cebiri Sadeleştirme Örnekler-3
- Lesson 27: Boolean Foksiyonlarının Gösterimi (SOP & POS & Canonical)
- Lesson 28: Minterm & Maxterm Gösterimi
- Lesson 29: Minterm Gösterimi Uygulama
- Lesson 30: SOP to SSOP ve POS to SPOS Dönüşümleri
- Lesson 31: Mantık Kapıları Giriş (Not Gate)
- Lesson 32: And ve Or Gate & Uygulamaları
- Lesson 33: Nand ve Nor Gate & Uygulamaları
- Lesson 34: Xor ve XNor Gate & Uygulamaları
- Lesson 35: Xor ve XNor Soru Çözümü
- Lesson 36: Bölüm Sonu Soruları-1
- Lesson 37: Bölüm Sonu Soruları-2
- Lesson 38: Bölüm Sonu Soruları-3
- Lesson 39: Bölüm Sonu Soruları-4
- Lesson 40: Bölüm Sonu Soruları-5
- Lesson 41: Bölüm Sonu Soruları-6
- Lesson 42: Karnaugh Map Giriş & 2 ve 3 Değişkenli Karnaugh Map
- Lesson 43: 4 ve 5 Değişkenli Karnaugh Map Hazırlama
- Lesson 44: 6 Değişkenli Karnaugh Map Hazırlama
- Lesson 45: Karnaugh Map Gruplandırma Kuralları & 2 Değişkenli Uygulama
- Lesson 46: 3 Değişkenli Sadeleştirme Örnekleri
- Lesson 47: 4 Değişkenli Sadeleştirme Örnekleri
- Lesson 48: Don't Care Koşulu &Sadeleştirme Örnekleri
- Lesson 49: 5 Değişkenli Sadeleştirme Örnekleri
- Lesson 50: 6 Değişkenli Sadeleştirme Örnekleri
- Lesson 51: Bölüm Sonu Soruları-1
- Lesson 52: Bölüm Sonu Soruları-2
- Lesson 53: Bölüm Sonu Soruları-3
- Lesson 54: Bölüm Sonu Soruları-4
- Lesson 55: Bölüm Sonu Soruları-5
- Lesson 56: FPGA Nedir? Gömülü Sistemler ile İlişkisi Nedir?
- Lesson 57: FPGA Çalışma Prensibi & Genel Bakış
- Lesson 58: Basys3 Board Tanıtımı
- Lesson 59: Verilog Diline Giriş
- Lesson 60: Vivado Kurulumu
- Lesson 61: Vivado Proje Oluşturma
- Lesson 62: Verilog Yazım Kurallarına Giriş (Verilog Syntax)
- Lesson 63: Verilog Veri Türleri (Data Types)
- Lesson 64: Verilog Port ve Module Tanımlamaları
- Lesson 65: Verilog Operatörler
- Lesson 66: Verilog Assign Keyword (Atama İşlemi)
- Lesson 67: Verilog Simulation Dosyası Oluşturma
- Lesson 68: Uygulama-1 (and, or, not Gate Simulasyonu)
- Lesson 69: Uygulama-1 (nand, nor, xor, xnor Gate Simulasyonu)
- Lesson 70: Ugulama-1 (Constraints Dosyasını Oluşturma)
- Lesson 71: Uygulama-2(Prime Number Belirteci)
- Lesson 72: Verilog Modelling Types (Behavioral & Gate & Switch)
- Lesson 73: Verilog always@(event) Bloğu Kullanımı
- Lesson 74: Uygulama-3 (Always Bloğu Örneği)
- Lesson 75: Preview Diğer Kurslarımız (İndirimli Halleri)
- Lesson 76: Sertifikamı Nasıl Alırım?